搜索到3686 篇“ 直接数字频率合成技术 “的相关文章
基于直接 数字 频率 合成 技术 的轨道电路发码装置研究与实现 被引量:4 2022年 为了满足新颁布标准《轨道电路读取器(TCR)》(TB/T 3533—2018)对TCR的测试要求,提高受测设备检测效率,设计了一种基于DDS技术 的轨道电路发码装置。硬件设计采用DDS功能芯片AD9958和数字 信号处理器TMS320F28235,其中外部放大调理和滤波电路参考了芯片厂家的推荐电路,并对硬件设计参数进行了优化计算和调整。该发码装置发送的轨道电路信号具有相位控制精度高、频率 转换速度快、噪声小的优点,且可以方便调节输出的电压和电流值。 王翔 颉康 陈立 赵志鹏关键词:数字信号处理 DDS直接 数字 频率 合成 技术 的研究 被引量:5 2021年 直接 数字 频率 合成 ,也可简称为DDS,其主要应用于频率 合成 领域,并起着核心作用。直接 数字 频率 合成 技术 自诞生以来,一直备受人们关注,它提高了信号频率 合成 的精度与效率,而且让频率 合成 的方法变得简单,并且易于实现。DDS的原理是利用特定的频率 来控制寄存器,通过数字 方法累加相位,得到的数值再用正弦函数表查询,从而得到离散的数字 量的数据值,最后经过DAC数模转换器输出模拟正弦波。随着近几年频率 合成 技术 的快速进步,DDS技术 被广泛应用于通讯技术 、无线导航、信号传输和电子雷达等领域,而且其已经成为一种不可或缺的频率 合成 方面的技术 手段。 李鹏关键词:直接数字频率合成技术 控制寄存器 数模转换 一种直接 数字 频率 合成 技术 的设计实现 被引量:3 2019年 本文从直接 数字 频率 合成 的原理讲起,介绍了一种DDS专用芯片AD9851的结构、功能、工作原理。通过芯片产生高精度时钟电路的设计实例,对使用AD9851实现可编程高精度时钟的设计方法作了详细描述。文章给出了设计实例的硬件设计电路、外围低通滤波器的设计思路,以及逻辑设计实现程序。 曹永涛关键词:直接数字频率合成技术 AD9851 高精度时钟 专用芯片 时钟电路 一种基于直接 数字 频率 合成 技术 的重复脉冲发生装置 本实用新型公开了一种基于直接 数字 频率 合成 技术 的重复脉冲发生装置,包括壳体、电源模块、保护单元、脉冲发生单元、连接件、显示器、控制按键、开关、电源输入接口和波形输出接口;脉冲发生单元包括控制模块、DDS芯片和低通滤波放大模... 孙春树 彭彦军 蒋伟 滕本科 文靖 张晓辉 周泽民文献传递 一种采用直接 数字 频率 合成 技术 的失真源结构 本发明一种采用直接 数字 频率 合成 技术 的失真源结构,它包括FPGA控制电路(1),FPGA控制电路(1)的数字 信号第一输出端与基波信号产生电路的控制端连接;FPGA控制电路(1)的数字 信号第二输出端与谐波信号产生电路的控制端... 高峯 刘兴文献传递 直接 数字 频率 合成 技术 在信号发生器中的应用研究被引量:2 2018年 利用直接 数字 频率 合成 技术 设计信号发生器,输出的信号频率 分辨率高、相位信息连续、频率 转换的时间短、可靠性高等优点。系统以单片机和DDS芯片为核心,采用高性能的单片机实现整个电路的控制。本文介绍了DDS的典型结构,根据需求选择性价比较高的DDS芯片AD9852。最后给出DDS信号源设计的结构图。本系统通过软件编程和较少的辅助电路实现信号发生器的功能。 陶娟娟 龚澍关键词:直接数字频率合成技术 单片机 DDS芯片 基于直接 数字 频率 合成 技术 的核磁共振弛豫分析仪场频联锁电路设计 被引量:1 2016年 为了研制一个稳定、高分辨特性的磁共振弛豫分析仪场频联锁系统,利用FPGA作为系统控制核心控制DDS电路,产生快速所需的调制射频信号。然后对锁场系统中发射单元,射频开关以及接收单元进行电路设计。最后,通过实验验证,整个锁场电路在3.268 MHz的频率 下,能够激励氘核并产生磁共振信号,并且在接收单元中,能够将u W级的磁共振信号进行前置放大,使其达到330 m W,便于FPGA处理。本系统对将来研制高性能弛豫分析仪有重要的参考意义。 张凯威 苗志英 施群雁 陈珊珊 汪红志关键词:电路设计 直接数字频率合成技术 AD797 基于直接 数字 频率 合成 技术 的信号发生器设计 信号发生器,是一种可以提供各种频率 、波形和输出电平信号的设备。作为一类重要的电子仪器,它极大地提高了使用者的工作效率,也得到了众多科研工作者的重视,在通信、电子对抗、导航及仪器仪表等领域都有着广泛的需求和发展前景。第三代... 孙月关键词:直接数字频率合成 信号源 信号发生器 基于直接 数字 频率 合成 技术 的低功耗低失真信号发生器 一种基于直接 数字 频率 合成 技术 的低功耗低失真信号发生器,包括可编程逻辑器件、阶梯波形信号生成电路、补偿锯齿波形信号生成电路和加减法运算器。基于直接 数字 频率 合成 技术 ,可编程逻辑器件分别输出目标波形信号的数字 幅值信号和与数字 幅... 樊尚春 骆东君 邢维巍 杜艳文献传递 基于FPGA直接 数字 频率 合成 技术 的研究 被引量:2 2014年 阐述了直接 数字 频率 合成 技术 (DDS)的工作原理、组成结构及应用现状,基于FPGA实现直接 频率 合成 技术 的现实意义进行了全面的分析,同时对其硬件电路设计、优化方法进行了阐述。系统采用Verilog HDL语言进行DDS系统建模,并在EDA软件平台上进行系统仿真、综合,最后完成在线逻辑调试与数据仿真分析等工作,仿真结果验证了系统的可行性。 向楠 黄道业关键词:直接数字频率合成技术 FPGA VERILOG HDL 仿真