您的位置: 专家智库
>
资助详情>
国家科技重大专项(20112x05008-005-04-02)
国家科技重大专项(20112x05008-005-04-02)
- 作品数:3 被引量:8H指数:2
- 相关作者:谢亮金湘亮张文杰谢晶彭伟娣更多>>
- 相关机构:湘潭大学更多>>
- 发文基金:湖南省自然科学基金国家自然科学基金国家科技重大专项更多>>
- 相关领域:电子电信更多>>
- 一种低功耗CMOS晶振电路设计被引量:3
- 2013年
- 在组成反相器的两个晶体管的栅端添加一个串联电容,直流通过连接在反相器内部的大电阻偏置这两个晶体管,P管被低于电源电压一个阈值的电压偏置,N管被高于低电压一个阈值的电压偏置,偏置电压通过电流镜镜像,因此受温度和工艺的影响较低。一种低功耗CMOS晶体振荡电路利用上述反相器,它的开启电压低于P管和N管的阈值之和,整体电路消耗的电流大概为传统电路的1/5。此晶振电路基于MXIC 0.5μm仿真模型验证实现,整体电路消耗的功耗电流小于750 nA。
- 彭伟娣张文杰谢亮金湘亮
- 关键词:CMOS低功耗晶振晶体振荡电路反相器串联电容
- 嵌入式I^2C从机设计验证与版图实现被引量:2
- 2013年
- 提出了一种嵌入式标准化I2C从机设计方案,对传统I2 C从机的状态机进行简化,得到了改进型状态机。综合结果表明,与传统状态机相比,改进型状态机的面积减少约20%,功耗降低约4%。以一款芯片为例,详细介绍了I2 C总线嵌入式开发过程。该方案已通过功能仿真、FPGA验证及版图后仿真。对该电路进行FPGA验证,构建了一种简单、高效的FPGA验证系统。
- 聂拓谢亮曾以成刘杨金湘亮
- 关键词:状态机现场可编程门阵列
- 一种嵌入式动态锁存比较器的设计与实现被引量:3
- 2013年
- 提出了一种由调制信号产生电路、比较锁存电路、输出级电路组成的嵌入式动态锁存比较器。该比较器结构简单、面积小,采用一套可控时钟,在减小功耗的基础上得到了高精度。电路在MXIC 0.5μm标准CMOS工艺上流片实现。芯片测试结果表明,该比较器在±5V电源电压,128kHz工作频率下,输入失调电压9mV,可比较2.63mV以下电压差,功耗仅为49μW。比较器芯片尺寸为130μm×225μm,速度最高可达到5MHz,完全满足工程应用需求。
- 谢晶张文杰谢亮金湘亮
- 关键词:模拟集成电路