国家重点基础研究发展计划(G1999032903) 作品数:10 被引量:17 H指数:2 相关作者: 杨华中 汪蕙 范建兴 燕昭然 胡冠章 更多>> 相关机构: 清华大学 中国科学院 浙江大学 更多>> 发文基金: 国家重点基础研究发展计划 国家自然科学基金 国家高技术研究发展计划 更多>> 相关领域: 电子电信 理学 电气工程 自动化与计算机技术 更多>>
考虑门逻辑功能的最长路径搜索算法 被引量:1 2004年 在静态时序分析中,寻找最长时延路径以及最坏情况下时延是最重要的任务。考虑门的逻辑功能,提出了一种精度更高的最长路径搜索算法。由于门的时延大小不仅取决于输入信号的过渡(transition)时间和负载电容大小,还取决于输出信号的状态(上升或下降)以及其它管脚状态(高电平或低电平),因此,该算法极大地提高了静态时序分析的精度。文章还给出了区段搜索算法,可以找出时延在给定范围内的所有路径。这两个搜索算法对每条边至多遍历一次,时间复杂度依然为线性。 燕昭然 杨华中 罗嵘 汪蕙关键词:静态时序分析 完全搜索块匹配和图像空域滤波的可重构芯核 被引量:1 2002年 研究了一种用于图像领域的可重构微芯核结构,它可以支持运动估计算法中的完全搜索块匹配算法,同时也支持图像处理中的大部分空域模板滤波处理算法。在实现这两种算法时,也分别有一定的可重构性。该结构是一种并行处理结构,具有相当高的处理速度。文章提出的数据存储结构解决了并行处理数据与外部存储器的交换问题。 田辉 杨华中 汪蕙关键词:图像处理 空域滤波 电路划分问题的Laplace谱分析和生成树法 被引量:5 2003年 讨论Laplace谱的理论在电路划分问题中的应用,对电路划分的标准作了改进,对带权图给出了划分的分割率的上下界。介绍了用Laplace特征向量得到划分的方法,分析其存在的问题,提出利用图的生成树得到图的划分的算法,更好地考虑图的结构和满足划分的一般要求。 杨华中 胡冠章关键词:图论 采用图划分技术的多端口RC网络约减方法(英文) 被引量:1 2002年 提出了一种采用分而治之的改进型RC网络约减方法 .该方法首先将被约减的网络划分成若干子网络 ,然后用Krylov子空间算法逐个约减这些子网络 ,最后将所有被约减后的子网络链接起来就获得了原网络的约减网络 .传统的Krylov子空间算法只能约减电路的节点数目 ,而该方法在保证精度的条件下不仅可以约减电路的节点数目 ,而且能够约减其元件数目 .这可以极大地提高采用稀疏矩阵技术的电路模拟工具处理互连线的效率 ,因为这类电路模拟工具的计算成本主要取决于电路矩阵中非零元的个数 ,即电路中的元件数目 . 杨华中 冒小建 燕昭然 汪蕙关键词:RC网络 互连线 图划分 KRYLOV子空间 正则扰动下周期时变系数矩阵Sylvester表示的振荡器相位噪声分析方法 被引量:2 2006年 振荡器的相位噪声分析是通过扰动自激大信号状态方程,导出周期时变小信号状态方程进行的.在振荡器的时域稳态解上应用传统的正则扰动方法,对周期时变系数Jacobi矩阵按照Sylvester定理进行分解,在它的周期向量构成的空间上,分析振荡器在扰动下能保持周期稳态的条件;注入表示白噪声的频域伪正弦信号和时域δ相关信号,应用随机微分方法,揭示相位噪声的产生过程,计算相位抖动;应用调频的原理分析幂律谱和Lorentz谱的形成以及它们之间的关系,并获得包含谐波的Lorentz功率谱.以周期系数Jacobi矩阵为基础,构造简单的计算Floquet指数和相位噪声的算法流程并给出简单实例.最后指出振荡器相位噪声分析的难点和发展方向. 范建兴 杨华中 汪蕙 严晓浪 侯朝焕关键词:相位噪声 随机微分 可用于高速片上系统异步IP互连的低摆幅差分接口电路 2008年 提出一种可用于高速片上系统异步IP模块互连的低摆幅差分接口电路.此接口电路驱动器通过驱动阵列(driver array)算法进行以降低功耗为目标的优化,接收器采用差分电平触发锁存器(differential level-triggered latch,DLTL)结构,能够正确恢复经过互连线传输的极低摆幅数字信号.与同类接口电路比较,在500MHz的信号频率下,提出的接口电路结构可以恢复50mV摆幅的数字信号,驱动器和接收器消耗更小的能量,并具有更小的功耗延时积.电路基于SMIC0.18μm1.8V数字CMOS工艺,使用HSPICE模拟软件进行了验证;电路流片测试结果表明,所提出的DLTL接口电路可以取得最好的低摆幅信号恢复性能. 乔飞 杨华中 黄刚 汪蕙关键词:低功耗电路 差分信号 互连线 异步电路 一种新的1024点基-2 FFT旋转因子产生电路的结构(英文) 2004年 设计了一个新的无存储器的基 - 2 1 0 2 4点 FFT旋转因子产生电路 .这个旋转因子产生电路用若干逻辑模块来产生数据 ,然后用这些数据合成所需要的旋转因子 .用 Synopsys Power Compiler进行功耗分析表明 ,用 TSMC0 .2 5 μm CMOS工艺综合出来的电路在 5 0 MHz时的功耗为 2 m W.这种旋转因子产生电路非常适合用于低功耗的设计中 ,尤其是移动通信和其他手持设备中 . 李金城 杨华中关键词:FFT 低功耗 移动通信 高线性低电压低噪声放大器的设计(英文) 被引量:2 2004年 研究了一种具有高线性的 CMOS低噪声放大器 ,其工作电压可以低于 1V.在这个电路中 ,加一个工作在线性区的辅助 MOS管以提高线性特性 .仿真表明这种方法可以提高输入三阶交截点 ,其代价远小于传统方法为获得1d B线性度改善而必须增加 1d B功耗的代价 .为了降低该电路中的共栅 PMOS管的有载输入阻抗 ,不使其源极处的电压增益过大而降低电路的线性特性 ,必须优化其尺寸 .仿真使用的模型是 TSMC0 .18μm射频 CMOS工艺库 ,仿真工具是 Cadence的 Spectre 曹克 杨华中 汪蕙关键词:低电压 射频 COMS 低噪声放大器 振荡器时变相位噪声分析技术研究进展 被引量:3 2004年 介绍了两种射频振荡器的时变相位噪声模型:Demir&Mehrotra的非线性扰动模型和Hajimiri&Lee的时变相位噪声模型。对一个简单的非线性电导LC振荡器,分别建立了这两种模型,并指出了两种模型的联系和区别。讨论了两种模型的计算方法,介绍了在EDA软件HSpice和SpectreRF下,以及频域中相位噪声的计算问题。最后,进一步讨论了时变相位噪声,指出相位噪声分析的难点和未来的发展方向。 范建兴 权进国 杨华中 汪蕙关键词:射频 振荡器 相位噪声 Implementation of low-swing differential interface circuits for high-speed on-chip asynchronous interconnection 被引量:2 2008年 A novel low-swing interface circuit for high-speed on-chip asynchronous interconnection is proposed in this paper. It takes a differential level-triggered latch to recover digital signal with ultra low-swing voltage less than 50 mV, and the driver part of the interface circuit is optimized for low power using the driver-array method, With a capacity to work up to 500 MHz, the proposed circuit, which is simulated and fabricated using SMIC 0.18-pm 1.8-V digital CMOS technology, consumes less power than previously reported designs. QIAO Fei YANG HuaZhong HUANG Gang WANG Hui关键词:INTERCONNECT