您的位置: 专家智库 > >

国家重点基础研究发展计划(G1999032906)

作品数:6 被引量:23H指数:4
相关作者:杨树元单惠平李向阳唐志峰肖胜中更多>>
相关机构:中国科学院广东农工商职业技术学院更多>>
发文基金:国家重点基础研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 6篇自动化与计算...

主题

  • 3篇POWERP...
  • 3篇VXWORK...
  • 3篇BSP
  • 2篇计算机
  • 1篇单板计算机
  • 1篇低电压差分信...
  • 1篇多通道
  • 1篇信号
  • 1篇设备接口
  • 1篇时钟
  • 1篇驱动程序
  • 1篇驱动程序开发
  • 1篇总线
  • 1篇网口
  • 1篇系统结构
  • 1篇接口
  • 1篇计算机系
  • 1篇计算机系统
  • 1篇PCI
  • 1篇POWERP...

机构

  • 5篇中国科学院
  • 2篇广东农工商职...

作者

  • 4篇杨树元
  • 3篇单惠平
  • 3篇李向阳
  • 1篇唐志峰
  • 1篇罗南林
  • 1篇刘斯漾
  • 1篇欧阳国军
  • 1篇张立军
  • 1篇肖胜中

传媒

  • 2篇计算机工程
  • 1篇小型微型计算...
  • 1篇计算机工程与...
  • 1篇广东农工商职...
  • 1篇深圳职业技术...

年份

  • 1篇2009
  • 1篇2007
  • 2篇2006
  • 2篇2005
6 条 记 录,以下是 1-6
排序方式:
多通道LVDS的实现及传输错误处理被引量:7
2005年
低电压差分信号LVDS是下一代通讯协议采用的数据传输形式.结合并行RapidIO协议的实现给出了用CPLD器件及VHDL语言实现多通道LVDS的方法;详细讨论了多数据通道高速数据传输时由于时钟-数据错位和数据线间延迟差异引起的传输错误;对这种传输错误处理有几种解决方案,论文采用4位通道对齐器消除4位以内的传输错误,给出了通道对齐器的实现方法及仿真波形;在RapidIO协议验证板上验证了多通道LVDS数据传输的实现方法,并通过实验测得8位并行LVDS的数据传输率可达300MB/秒,实验表明多通道LVDS实现简单,抗干扰能力强.
李向阳
关键词:低电压差分信号RAPIDIO
基于RapidIO协议的并行计算机系统
2009年
文章提出了一种新的高性能并行计算机系统架构,该系统架构基于VME总线和RapidIO协议,上位机采用SBS公司的高性能单板机VG4,计算子板自行研制,采用MOTOROLA的PowerPC主处理器,嵌入实时操作系统VxWorks;上位机通过VME总线与各子板通信,多个子板之间的通信通过RapidIO协议来实现。
李向阳杨树元张立军
关键词:RAPIDIO协议POWERPC处理器VME总线系统结构
PCF1536的驱动程序开发和调试被引量:1
2007年
PCF1536是一个能在Windows 2000下连续输出数据的PCI卡。该文首先简要介绍PCF1536的设计原理和硬件结构,然后介绍用DriverWorks设计PCF1536的WDM驱动程序、安装文件和测试程序;最后给出测试结果。
李向阳罗南林肖胜中欧阳国军刘斯漾
关键词:WDM驱动程序设备接口
PowerPC主机处理器的网口设计开发被引量:7
2006年
设计了Power PC主机处理器的网口,给出了硬件和VxWorks的BSP实现及调试方法。其中网口的设计是基于PCI总线,具有通用性。
单惠平杨树元
关键词:POWERPC网口VXWORKSBSPPCI
PowerPC主机处理器的SDRAM接口设计开发被引量:4
2006年
PowerPC主机处理器的外围电路比较复杂,给电路设计和开发带来了一定的困难。该文讨论了SDRAM接口的硬件设计,并通过实例讨论了VxWorks BSP的开发方法,给出了实验结果,文中对芯片组Tsi107的相关寄存器进行了详细说明。
单惠平杨树元唐志峰
关键词:POWERPCSDRAMVXWORKSBSP
基于PowerPC主机处理器的单板计算机设计开发被引量:5
2005年
PowerPC主机处理器是高性能、低功耗的32位嵌入式处理器。文章设计了基于PowerPC主机处理器的单板计算机,说明了硬件设计中需要注意的事项,并详细介绍了VxWorksBSP的开发方法。
单惠平杨树元
关键词:VXWORKSBSP
共1页<1>
聚类工具0