您的位置: 专家智库 > >

浙江省科技攻关计划(021101559)

作品数:9 被引量:21H指数:3
相关作者:刘鹏姚庆栋郑德春余巧艳陈继承更多>>
相关机构:浙江大学更多>>
发文基金:浙江省科技攻关计划霍英东教育基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 9篇期刊文章
  • 1篇会议论文

领域

  • 6篇电子电信
  • 4篇自动化与计算...

主题

  • 6篇DSP
  • 4篇信号
  • 4篇信号处理
  • 4篇信号处理器
  • 4篇数字信号
  • 4篇数字信号处理
  • 4篇数字信号处理...
  • 3篇硬件
  • 3篇软硬件
  • 3篇软硬件协同
  • 3篇软硬件协同设...
  • 3篇协同设计
  • 2篇解码
  • 2篇解码算法
  • 2篇MP3
  • 1篇动态阈值
  • 1篇扫描链
  • 1篇设计方法
  • 1篇体系结构
  • 1篇嵌入式

机构

  • 10篇浙江大学

作者

  • 10篇刘鹏
  • 6篇姚庆栋
  • 5篇郑德春
  • 4篇余巧艳
  • 3篇陈继承
  • 2篇史册
  • 2篇张炜
  • 2篇翟智博
  • 1篇郑伟
  • 1篇吴皓
  • 1篇郑启枣
  • 1篇蔡钟
  • 1篇王维东
  • 1篇陈科明
  • 1篇赖莉雅
  • 1篇蒋志迪
  • 1篇洪享
  • 1篇袁建中
  • 1篇余巧燕

传媒

  • 3篇浙江大学学报...
  • 2篇计算机工程
  • 1篇电子学报
  • 1篇信号处理
  • 1篇电路与系统学...
  • 1篇江南大学学报...

年份

  • 1篇2008
  • 1篇2007
  • 2篇2006
  • 4篇2005
  • 2篇2004
9 条 记 录,以下是 1-10
排序方式:
面向媒体DSP系统的DMA控制器设计被引量:2
2006年
通过比较MD16和MD32两个DSP的DMA控制器设计,在软件层面和硬件层面,通过软、硬件结合以系统的观点提出了如何设计基于DSP系统的DMAC,给出了MD16和MD32的DMAC设计结果。
袁建中刘鹏蒋志迪陈科明余巧艳
关键词:DMAC
可测性DSP软硬件协同仿真验证平台设计被引量:3
2005年
针对数字信号处理器的不同仿真和验证要求,提出了一种可测性软硬件协同仿真和验证平台的设计.采用可配置IP模块和总线结构,实现了硬件平台可配置性和可重用性;采用在线仿真模块,实现了实时的仿真验证功能;采用分层的方法设计软件平台,实现了软件平台的可配置性.实验结果表明,在50 MHz的工作频率下,此平台对16位数字信号处理器进行了指令集测试和FIR等应用程序的仿真验证工作.
郑德春姚庆栋刘鹏余巧艳陈继承
关键词:可配置
嵌入式模拟器中的JTAG应用被引量:8
2006年
为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式模拟器.实验结果表明,该模拟器可以实时仿真和调试16位数字信号处理器,并实现单步、断点和跟踪等调试功能.该模拟器减少了扫描时间和扫描链对关键路径的影响,加快了芯片的测试速度和开发进程.
郑德春姚庆栋刘鹏余巧燕
关键词:JTAG接口数字信号处理器扫描链
基于DSP验证平台的MP3解码算法研究与实现
本文针对基于16位定点DSP核的MP3解码算法研究及实现,提出了针对DSP芯片特点的软硬件优化设计方法,包括高级语言算法的结构优化和汇编语言的软硬件优化。在DSP验证平台上进行128Kbps,44.1KHz的立体声MP3...
翟智博刘鹏张炜郑德春
关键词:数字信号处理器软硬件协同设计
嵌入式16位DSP核的设计方法
2004年
从编译的角度对嵌入式DSP核提出了设计方法,并用此方法设计了16位定点DSP核。该DSP核具有16位的数据位宽和24位的指令位宽,所有的指令都是在5级流水线中完成的。最后实现在0.35μm CMOS标准单元库支持下,工作频率可以达到80MHz以上。
洪享姚庆栋刘鹏郑伟余巧艳
关键词:DSP设计设计方法体系结构
媒体处理器软硬件协同仿真验证平台被引量:2
2005年
为了加快媒体处理器设计的软硬件协同仿真速度,基于可配置平台的软硬件协同设计方法,建立了一个通用媒体处理器的软硬件协同仿真和验证平台.该平台由可配置的硬件子平台和软件子平台组成,通过平台的配置性和重用性来进行媒体处理器设计的验证.采用此平台进行了32位媒体数字信号处理器MediaDSP3200的功能验证和应用程序开发.实验结果表明,该平台加快了媒体处理器设计的仿真验证过程,与硬件描述语言(HDL)软件仿真器相比,平台仿真速度快7~15万倍;利用软件子平台对硬件子平台的控制,实现了硬件仿真验证中难以实现的调试功能.
吴皓刘鹏王维东蔡钟姚庆栋
关键词:媒体处理器软硬件协同设计数字信号处理器
一种基于CMOS工艺库的DSP专用MAC设计被引量:3
2004年
针对基于标准CMOS单元库的DSP系统专用MAC设计 ,本文提出了构建多模式算法最小并集的通用MAC平台思想以满足各种运算模式要求 ,并提出了划分MAC平台结构功能方法以实现与多流水DSP系统的最佳匹配 .在以 16位为基本乘法单元的MAC具体应用中 ,本文提出了Booth编码和部分积联合产生、舍入运算前置至Wallace树中处理和Wallace树型加法器比对选择等优化方法以求用最小的代价实现完善的功能 .电路综合实验表明采用本文所提出思想和方法可以有效减少MAC关键路径时延和电路门数 .
陈继承姚庆栋刘鹏史册
关键词:MACDSPBOOTH编码
基于线性预测的动态阈值JPEG2000码率控制算法被引量:4
2008年
针对JPEG2000标准建议的码率控制算法的计算复杂度高且占用存储空间大的问题,提出了一种基于线性预测的动态阈值截断的码率控制算法.通过分析小波变换特点及图像边缘和纹理特性,根据图像的压缩倍数线性预测码流截断点的率失真斜率阈值,在编码过程中动态调整此阈值以满足码率的要求.该算法实现了码流的实时截断,降低了计算量和存储空间,提高了编码器的编码效率,保持与原算法相近的图像质量.该算法与JPEG2000码率控制算法相比,峰值信噪比(PSNR)只下降了0.1~0.3dB,在图像压缩倍数大于8的情况下,计算复杂度下降了41.6%以上,存储空间节省了43.2%以上.
郑启枣刘鹏
关键词:JPEG2000码率控制
MD16:基于特定RISC规则的16位DSP处理器
2007年
为达到最佳的应用性价比,一个重要思想就是把RISC和DSP的优点融合在一个平台上,但是目前这方面工作侧重以RISC结构为基础构建RISC-DSP混合型处理器。与此对比,本文提出了一种以DSP为基础并辅以若干RISC特性的处理器构造思想。这种思想表现在体系结构设计上为采用局部类RISC同质寄存器结构来优化指令编码、采用基于二维扩展LAOD/STORE寻址机制来增强寻址能力;表现在微结构设计上为采用类RISC四级流水线来降低控制、数据相关性,同时由于基于寄存器的运算操作和扩展的LOAD/STORE寻址操作功能正交,因此又可采用指令内并行机制来提高运行效率。芯片采用SMIC 0.18μm6层CMOS工艺加工,在核心电压1.8V情况下,其可工作在0~162MHz,此时功耗为1.1mW/MHz。
陈继承刘鹏姚庆栋史册郑德春余巧艳赖莉雅
关键词:DSPRISC寄存器组
基于DSP验证平台的MP3解码算法研究与实现
2005年
本文针对基于16位定点DSP核的MP3解码算法研究及实现,提出了针对DSP芯片特点的软硬件优化设计方法,包括高级语言算法的结构优化和汇编语言的软硬件优化.在DSP验证平台上进行128Kbps,44.1KHz的立体声MP3解码,优化后运算量为46.6MIPS,程序空间为20.4Kbyte,优化率分别达到65.6%和49.6%.实验结果表明音频算法和DSP结构软硬件协同设计的重要性.
翟智博刘鹏张炜郑德春
关键词:数字信号处理器软硬件协同设计
共1页<1>
聚类工具0