您的位置: 专家智库 > >

浙江省自然科学基金(Y105607)

作品数:3 被引量:2H指数:1
相关作者:颜志英王雄伟丁峥胡迪庆豆卫敏更多>>
相关机构:浙江工业大学更多>>
发文基金:浙江省自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇多晶
  • 2篇多晶硅
  • 2篇多晶硅栅
  • 2篇全耗尽
  • 2篇硅栅
  • 2篇薄膜全耗尽
  • 1篇短沟道
  • 1篇短沟道效应
  • 1篇氧化物半导体
  • 1篇金属氧化物半...
  • 1篇金属栅
  • 1篇绝缘体上硅
  • 1篇互补金属氧化...
  • 1篇沟道
  • 1篇沟道效应
  • 1篇半导体
  • 1篇SOI
  • 1篇CMOS
  • 1篇CMOS/S...
  • 1篇LDD结构

机构

  • 3篇浙江工业大学

作者

  • 3篇颜志英
  • 2篇丁峥
  • 2篇王雄伟
  • 1篇豆卫敏
  • 1篇胡迪庆

传媒

  • 1篇浙江工业大学...
  • 1篇微电子学
  • 1篇微纳电子技术

年份

  • 2篇2008
  • 1篇2007
3 条 记 录,以下是 1-3
排序方式:
薄膜全耗尽CMOS/SOI器件研究被引量:1
2007年
在对全耗尽SOIMOS器件进行了大量研究的基础上,采用金属栅工艺,并采用了LDD结构以减小热载流子效应,防止漏的击穿,还采用了突起的源漏区,以增加源漏区的厚度并减小源漏区的串联电阻,以增强器件的电流驱动能力,降低了寄生电阻,减小了静态功耗.实现了性能优良的全耗尽金属栅FD SOICMOS器件.与常规工艺的器件相比,提高了输出驱动电流,也改善了器件的亚阈值特性,特别是在沟道掺杂浓度比较低的情况下能得到非常合适的阈值电压.NMOS器件的饱和电流为0.65 mA/μm;PMOS器件的饱和电流为0.35 mA/μm.
颜志英王雄伟丁峥
关键词:LDD结构
SOI CMOS器件研究
2008年
利用0.35μm工艺条件实现了性能优良的小尺寸全耗尽的器件硅绝缘体技术(SOI)互补金属氧化物半导体(FD SOI CMOS)器件,器件制作采用双多晶硅栅工艺、低掺杂浓度源/漏(LDD)结构以及突起的源漏区。这种结构的器件防止漏的击穿,减小短沟道效应(SCE)和漏感应势垒降低效应(DIBL);突起的源漏区增加了源漏区的厚度并减小源漏区的串联电阻,增强了器件的电流驱动能力。设计了101级环形振荡器电路,并对该电路进行测试与分析。根据在3V工作电压下环形振荡器电路的振荡波形图,计算出其单级门延迟时间为45ps,远小于体硅CMOS的单级门延迟时间。
颜志英豆卫敏胡迪庆
关键词:绝缘体上硅
金属栅薄膜全耗尽器件研究被引量:1
2008年
实验并研究了采用金属栅工艺的全耗尽SOI MOS器件。采用LDD结构,以减小热载流子效应,防止漏击穿;采用突起的源漏区,以增加源漏区的厚度,并减小源漏区的串联电阻,以增强器件的电流驱动能力,降低寄生电阻,减小静态功耗。研究并分析了硅膜厚度对阈值电压和阈值电压漂移的影响,以及对本征栅电容和静态功耗的影响。与采用常规工艺的器件相比,提高了输出驱动电流,改善了器件的亚阈值特性,特别是在沟道掺杂浓度比较低的情况下,能得到非常合适的阈值电压。
颜志英王雄伟丁峥
关键词:金属栅SOICMOSMOSFET短沟道效应
共1页<1>
聚类工具0