您的位置: 专家智库 > >

安徽省高校省级重点教学研究项目(2008jyxm497)

作品数:5 被引量:4H指数:1
相关作者:陈帅韩芳徐小军朱士永更多>>
相关机构:淮南师范学院更多>>
发文基金:安徽省高校省级重点教学研究项目博士科研启动基金更多>>
相关领域:电子电信文化科学自动化与计算机技术更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 4篇电子电信
  • 3篇文化科学
  • 2篇自动化与计算...

主题

  • 3篇硬件
  • 3篇硬件描述语言
  • 3篇描述语言
  • 2篇电路
  • 2篇数字电路
  • 1篇电路设计
  • 1篇设计数字系统
  • 1篇数字电路设计
  • 1篇数字化
  • 1篇数字滤波
  • 1篇数字滤波器
  • 1篇数字系统
  • 1篇字节
  • 1篇滤波器
  • 1篇级联
  • 1篇计数器
  • 1篇多字节
  • 1篇仿真
  • 1篇幅频特性
  • 1篇VERILO...

机构

  • 5篇淮南师范学院

作者

  • 5篇陈帅
  • 4篇徐小军
  • 4篇韩芳
  • 1篇朱士永

传媒

  • 2篇自动化与仪器...
  • 1篇信息技术
  • 1篇淮南师范学院...
  • 1篇科技广场

年份

  • 2篇2010
  • 3篇2009
5 条 记 录,以下是 1-5
排序方式:
数字电路基本逻辑运算的硬件语言描述与应用被引量:3
2009年
将现代数字逻辑电路基本逻辑运算采用硬件描述语言描述。本文用VerilogHDL语言描述与运算、或运算和非运算,并给出了应用实例。将数字逻辑运算表示成硬件语言描述,具有格式统一、简洁的作用,便于阅读理解和修改。采用硬件语言描述方法更易于提高数字电路与系统设计能力,加强创新实践活动。
陈帅韩芳徐小军
关键词:数字电路硬件描述语言
可级联多字节计数器设计与仿真被引量:1
2010年
为记录更长的脉冲时间,需要记录功能更大的计数器。采用可级联的计数器,可以由少量二进制位计数器完成较大数计数。本文采用硬件描述语言设计了一种可级联的八位计数器,仿真功能正确。该可级联计数器可以构成多字节的计数器。通过级联构成了十六位的可级联的计数器。单字节可级联计数器是进行复杂多字节计数器设计的基础。
陈帅韩芳徐小军朱士永
关键词:计数器硬件描述语言级联仿真
融合硬件描述语言提高设计数字电路能力
2009年
采用分离器件设计数字系统已有些过时,现代数字系统是采用硬件描述语言进行系统设计,在数字电路中融合硬件描述语言是发展的必然趋势,本文总结了采用硬件描述语言的优点,然后分析了数字电路与硬件描述语言两门课程的内容、分离的缺点和融合的优势。最后,给出了在内容中融合和在实验中融合的思路。采用硬件语言描述方法更易于提高数字电路与系统设计能力,加强创新实践活动。
陈帅韩芳徐小军
关键词:数字电路设计硬件描述语言
FIR数字滤波器幅频特性的对象数字化方法
2009年
为掌握理解线性相位FIR数字滤波器的幅频特性,提出了对象数字化的表示方法。引入对象变量,赋予数字量化值。根据线性相位FIR数字滤波器幅频特性的规律建立了FIR数字滤波器幅频特性的对象变量方程。对象数字化变量方程的简洁方便,更利于通过数字化运算规则理解线性相位FIR数字滤波器幅频特性的定性规律。
陈帅
关键词:FIR滤波器幅频特性数字化
多层次设计数字系统
2010年
与传统的数字系统设计方法比较,采用Verilog HDL语言的现代数字系统设计方法具有优越性。为提高设计数字系统的水平,采用Verilog HDL语言在多层次设计数字系统。分析了多层次设计数字系统的优点,然后从行为级、数据流级、结构级和混合方式等不同层次设计了一个数字系统,且都可以得到正确相同的功能。从不同层次设计数字系统,具有极高的灵活性,降低了设计难度,能够提高设计能力。
陈帅韩芳徐小军
关键词:VERILOGHDL语言数字系统
共1页<1>
聚类工具0