国家自然科学基金(61106102)
- 作品数:4 被引量:1H指数:1
- 相关作者:谢南刘辉伍冬潘立阳更多>>
- 相关机构:清华大学更多>>
- 发文基金:国家自然科学基金国家重点基础研究发展计划更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 快闪存储器阈值电压分布读取电路设计
- 2014年
- 提出了一种浮栅型快闪存储器(flash memory)阈值电压分布读取方法。其读出电路结构主要包括电容反馈互导放大器(capacitor feedback trans-impedance amplifier,CTIA)和8b循环型模数转换器(cyclic analog-to-digital converter),以上电路将存储单元的阈值电压进行数字量化输出。此外芯片还集成了译码电路、高压电路、偏置电路和控制电路等辅助电路。上述设计采用0.13μm 2P3M NOR快闪存储器工艺,芯片面积为2.1mm×2.8mm,其中存储阵列包含1 024×1 024个存储单元。测试结果表明该读取电路能够精确地读取快闪存储器的阈值电压分布,可以用来进行存储阵列器件和工艺的离散性等特性研究,也可以用于编程/擦除算法的优化设计。
- 伍冬刘辉谢南高岑岑
- 关键词:快闪存储器
- 快闪存储器阈值电压分布读取和修正方法
- 2014年
- 在快闪存储器中,多晶硅浮栅的漏电、存储单元之间的干扰、长期的编程擦除操作都会使存储单元的阈值电压发生漂移,使采用多电平技术的快闪存储器的阈值电压分布规划变得越来越困难。针对这一问题,提出了一种快闪存储器阈值电压分布读取方法,该方法能准确地测量快闪存储器的阈值电压分布,给快闪存储器阈值电压分布规划和编程擦除算法的设计提供参考。
- 谢南伍冬刘辉高岑岑潘立阳
- 关键词:快闪存储器多电平