您的位置: 专家智库 > >

“上海-应用材料研究与发展”基金(07SA16)

作品数:2 被引量:2H指数:1
相关作者:过瑶许俊任俊彦李联施宇峰更多>>
相关机构:复旦大学更多>>
发文基金:“上海-应用材料研究与发展”基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇电路
  • 1篇运算放大器
  • 1篇功耗
  • 1篇放大器
  • 1篇PIPELI...
  • 1篇STAGE
  • 1篇ADC
  • 1篇ARCHIT...
  • 1篇IMPROV...
  • 1篇采样保持
  • 1篇采样保持电路
  • 1篇AN
  • 1篇PIPELI...

机构

  • 2篇复旦大学

作者

  • 2篇任俊彦
  • 2篇许俊
  • 2篇过瑶
  • 1篇罗磊
  • 1篇范明俊
  • 1篇叶凡
  • 1篇施宇峰
  • 1篇李联

传媒

  • 1篇Journa...
  • 1篇复旦学报(自...

年份

  • 1篇2009
  • 1篇2008
2 条 记 录,以下是 1-2
排序方式:
A 10bit 100MS/s Pipelined ADC with an Improved 1.5bit/Stage Architecture被引量:1
2008年
This paper presents a 10bit 100MS/s CMOS pipelined analog-to-digital converter (ADC) based on an improved 1.5bit/stage architecture. The ADC achieves a peak signal-to-noise-and-distortion ratio (SNDR) of 57dB and maintains 51dB up to 57MHz, the Nyquist frequency for a clock rate of 100Msample/s. The differential non-linearity (DNL) and integral non-linearity (INL) are typically measured as 0.3LSB and 1.0LSB, respectively. The ADC is implemented in a 0.18μm mixed-signal CMOS technology and occupies 0.76mm^2.
叶凡施宇峰过瑶罗磊许俊任俊彦
关键词:PIPELINE
一种用于低功耗、高精度ADC的采样/保持电路被引量:1
2009年
提出了一种改进型两级运算跨导放大器,采用class-AB输出级,电平位移技术以及嵌套式密勒补偿技术,设计并实现了一个采样/保持电路,用于12位精度、40MHz转换速率的流水线模/数转换器.在输入信号19MHz频率以及±1.2V信号摆幅下,采样/保持电路的频谱分析结果表明,输出信号的信噪失真比达到101.7dB,无杂散动态范围达到111.8dB.该电路采用TSMC0.18μmCMOS工艺,电源电压为1.8V,功耗仅为5mW.
过瑶任俊彦范明俊许俊李联
关键词:采样保持电路运算放大器低功耗
共1页<1>
聚类工具0