您的位置: 专家智库 > >

苏州兆芯半导体科技有限公司

作品数:46 被引量:7H指数:2
相关机构:苏州大学苏州工业园区职业技术学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术理学更多>>

文献类型

  • 41篇专利
  • 5篇期刊文章

领域

  • 7篇电子电信
  • 7篇自动化与计算...
  • 1篇理学

主题

  • 24篇电路
  • 12篇芯片
  • 12篇存储器
  • 11篇SRAM
  • 9篇电压
  • 7篇电子设备
  • 7篇写操作
  • 7篇功耗
  • 6篇逻辑
  • 6篇控制电路
  • 6篇ROM
  • 5篇读写
  • 5篇输入端
  • 5篇随机存储器
  • 5篇锁存
  • 5篇锁存器
  • 5篇灵敏放大器
  • 5篇静态随机存储...
  • 4篇低功耗
  • 4篇电路模块

机构

  • 46篇苏州兆芯半导...
  • 4篇苏州大学
  • 1篇苏州工业园区...

作者

  • 4篇张立军
  • 2篇李有忠
  • 2篇张振鹏
  • 1篇孙丽莉
  • 1篇冯李

传媒

  • 2篇微电子学与计...
  • 2篇电子设计工程
  • 1篇厦门城市职业...

年份

  • 1篇2024
  • 1篇2023
  • 8篇2022
  • 3篇2021
  • 1篇2020
  • 2篇2019
  • 3篇2017
  • 2篇2016
  • 5篇2015
  • 1篇2014
  • 13篇2013
  • 6篇2012
46 条 记 录,以下是 1-10
排序方式:
数据传输电路、方法和芯片
本申请提供的数据传输电路、方法和芯片,该电路包括:第一数据接收模块和时钟数据提供模块,第一数据接收模块中包括时钟数据恢复模块,时钟数据提供模块和时钟数据恢复模块连接;第一数据接收模块,用于接收从其他数据传输电路中的第二数...
王鹏沈桢葛雄强张国明李峰
文献传递
将ROM逻辑地址数据转成物理地址数据的方法
2012年
鉴于ROM(Read Only Memory)只读存储器的数据写入一般需要在研发生产阶段进行的特点,提出了一种利用脚本快速将逻辑地址数据转成物理地址数据的方法。它可以提高版图设计人员的工作效率缩短研发设计周期,同时保障数据写入的准确性。此方法已在某研发设计公司使用并得以验证。
孙丽莉方启文
关键词:数据写入脚本
用于存内计算的乘法器数字电路、芯片、电子设备
一种用于存内计算的乘法器数字电路、芯片、电子设备,所述电路包括:至少一行乘法运算结构,每行乘法运算结构包括:输入缓冲电路、存内运算存储单元、以及输出缓冲电路;存内运算存储单元包括:一个传输单元和一个标准6T SRAM单元...
佘一奇吴守道郑坚斌
文献传递
电压检测电路
本实用新型公开了一种电压检测电路,包括:输入端与信号输入端相连,用于根据信号输入端信号生成逻辑脉冲的脉冲发生器;输入端与脉冲发生器相连,用于将脉冲发生器发送的逻辑脉冲进行滤波的滤波器;输入端与滤波器相连,用于将经过滤波器...
王林黄瑞锋郑坚斌
文献传递
电源恢复电压探测器
本实用新型公开了一种电源恢复电压探测器,涉及集成电路技术领域,包括:输入电路、电容耦合电压产生电路、脉冲产生电路、感应放大器及RS触发器。本实用新型的电源恢复电压探测器能够准确地探测内部电源的电压到达较高的电压值。
王林郑坚斌
文献传递
SRAM的读出电路
本实用新型揭示了一种SRAM的读出电路,其包括放大电路模块,钳位电路模块,推挽电路模块,选择输出电路模块,输出电路模块;所述放大电路模块放大并输出SRAM阵列块中数据,包括灵敏放大器,灵敏放大器的SA输入端接灵敏放大器使...
王林郑坚斌吴守道
文献传递
一种基于SRAM的存内计算电路、装置及电子设备
本申请实施例提供的一种基于SRAM的存内计算电路、装置及电子设备,所述电路包括包含有锁存器的SRAM存储单元、第一传输单元、第二传输单元及逻辑运算单元;第一传输单元的第一控制端与SRAM存储单元内锁存器的第一输出端连接,...
佘一奇郑坚斌吴守道
SRAM全加器及多比特SRAM全加器
本发明公开了一种SRAM全加器及多比特SRAM全加器,所述SRAM全加器包括数据写入电路、灵敏放大器和逻辑运算电路;所述数据写入电路用于写入逻辑数、第一操作数和第二操作数,并根据所述逻辑数、所述第一操作数和所述第二操作数...
徐柯王林陈根华李世程
文献传递
只读存储器阵列结构、芯片、电子设备及编码方法
本申请提供了一种只读存储器阵列结构,包括m*n个呈矩阵排列的存储单元、m条字线及n条位线,其中,m以及n为大于或等于1的自然数。每一存储单元包括栅极、源极和漏极;所述m条字线与m行存储单元一一对应;所述n条位线与n列存储...
史秀景吴守道
文献传递
一种基于自动地周期性读操作的读取速度测量电路
本发明公开了一种基于自动地周期性读操作的读取速度测量电路,其包括至少两个SRAM,两个以上的SRAM为完全相同的同步上升沿触发SRAM,每个单独的SRAM包括读地址Address、输出数据DO端和时钟CK端,所述SRAM...
朱小荣张一平周全郑坚斌
文献传递
共5页<12345>
聚类工具0