您的位置: 专家智库 > >

陈双燕

作品数:3 被引量:0H指数:0
供职机构:福州大学物理与信息工程学院更多>>
发文基金:福建省自然科学基金福建省教育厅A类人文社科/科技研究项目更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇物理设计
  • 2篇芯片
  • 1篇电压
  • 1篇电压降
  • 1篇电源规划
  • 1篇功耗
  • 1篇功耗分析
  • 1篇版图
  • 1篇版图设计
  • 1篇RSA算法
  • 1篇SOC
  • 1篇UWB
  • 1篇FFT处理器
  • 1篇N
  • 1篇ENCOUN...

机构

  • 3篇福州大学

作者

  • 3篇陈双燕
  • 2篇杨尊先
  • 1篇赖松林
  • 1篇程树英

传媒

  • 1篇福州大学学报...
  • 1篇现代电子技术

年份

  • 3篇2011
3 条 记 录,以下是 1-3
排序方式:
一种电子系统认证芯片的电源规划
2011年
为了对所开发的电子产品进行保护,采用ASIC的方法设计基于硬加密技术的电子系统认证芯片。在后端物理设计中,为了使最终的芯片实现面积优化且满足功耗、时序等要求,采用预设计的方法对芯片进行功耗预估与布线拥塞分析。根据分析结果提高了芯片利用率,并针对预设计中存在的电压降(IR Drop)违规进行了详细的电源规划,包括全局电源网络的连接、电源环和电源条的设计,最终满足了功耗要求,实现了时序收敛以及面积优化。
陈双燕赖松林杨尊先程树英
关键词:电源规划功耗分析电压降
应用于UWB的128点FFT处理器的物理设计
2011年
在SoC Encounter 5.2的平台上,对应用于UWB无线通信的128点FFT处理器进行了物理设计.在前端综合以及可测性设计后导出的FFT处理器门级网表的基础上,采用SMIC 0.18μm CMOS工艺,进行了布图规划、电源规划、布局、时钟树综合、静态时序分析与优化、布线等步骤.在完成详细布线之后,对该设计进行物理验证,包括设计规则检查(DRC)和版图与原理图一致性检查(LVS),并使用Formality成功通过了逻辑等效验证.该FFT芯片时钟频率为76.9 MHz,芯片面积约为6.5 mm2.
陈双燕杨尊先
关键词:UWB物理设计SOCENCOUNTER
基于RSA算法的电子系统认证芯片的物理设计
当今电子产品行业盗版/仿冒现象极为普遍。为了对所开发的电子产品进行保护,防止被不法厂商克隆、复制,采用ASIC的方法设计基于硬加密技术的电子系统认证芯片。将该电子系统认证芯片嵌入到电子产品中,主机与芯片以密文的方式进行通...
陈双燕
关键词:物理设计版图设计
文献传递
共1页<1>
聚类工具0