您的位置: 专家智库 > >

官枫林

作品数:5 被引量:3H指数:1
供职机构:电子科技大学更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 5篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇嵌入式
  • 3篇芯片
  • 2篇片上系统
  • 2篇系统芯片
  • 1篇单片
  • 1篇单片机
  • 1篇单片机控制
  • 1篇信号
  • 1篇信号源
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇片上系统芯片
  • 1篇气缸
  • 1篇嵌入式存储
  • 1篇嵌入式存储器
  • 1篇嵌入式系统
  • 1篇嵌入式系统芯...
  • 1篇嵌入式芯片
  • 1篇系统设计

机构

  • 5篇电子科技大学

作者

  • 5篇官枫林
  • 4篇习友宝

传媒

  • 3篇单片机与嵌入...
  • 1篇大众科技

年份

  • 2篇2012
  • 3篇2011
5 条 记 录,以下是 1-5
排序方式:
基于VMM的SoC芯片软硬件协同验证平台的研究与实现
芯片设计和验证是芯片前端开发最为重要的两个方面,随着SoC芯片规模的日益增加以及IP核复用技术的出现,使前端验证成为SoC芯片开发难度较高和耗时最长的阶段。通常对芯片的设计和验证工作同时进行:验证阶段需要分解测试点,搭建...
官枫林
关键词:片上系统芯片系统设计
新型的嵌入式存储器测试算法被引量:1
2011年
针对目前嵌入式存储器测试算法的测试效率与故障覆盖率难以兼得的现状,提出了兼顾二者的测试算法。实验结果表明该算法最适合对存储器进行大批量的测试。在测试效率上的优势很明显,故障覆盖率也能达到应用标准。
官枫林习友宝
关键词:存储器测试嵌入式存储器
嵌入式系统芯片的软硬件协同仿真环境设计
2011年
针对嵌入式系统芯片SoC开发验证阶段的需求,介绍了一种通用的SoC软硬件协同仿真平台。软件仿真由C/C++和汇编语言编写,硬件仿真基于VMM验证方法学所搭建,SoC设计代码由RTL代码编写而成。将SoC设计代码中的ARM由DSM模型替代,通过VCS编译器将软硬件协同起来进行信息交互,实现一种速度快、真实性高、调试方便的通用性仿真平台。
官枫林习友宝刘斌
关键词:片上系统
单片机控制的DBPL编码信号源系统设计被引量:2
2012年
引言 DBPL(Differential Bi—Phase Level)编码是一种超越传统数字传输极限的编码方式。DBPL编码被广泛应用于以太网、工程测井仪器和铁路应答器等工程应用中。在铁路应答器中,通过DBPL编码传输信号给列车车载处理器,实现对列车运行的控制。
官枫林习友宝
关键词:单片机控制信号源列车运行PHASE
一种嵌入式芯片IP核-I2C接口的仿真验证方法
2011年
基于Synopsys公司的I2C接口的IP核,给出了该IP在中断/查询模式下和DMA模式下的验证方法。该嵌入式芯片的I2C接口与芯片外的一片EEPROM相接,芯片内置ARM对I2C接口的相应寄存器进行配置,通过I2C接口与EEPROM之间的通信来实现该接口IP高效的验证。
官枫林习友宝
关键词:I2C接口嵌入式芯片IP核ARM
共1页<1>
聚类工具0