您的位置: 专家智库 > >

文献类型

  • 8篇期刊文章
  • 1篇学位论文

领域

  • 5篇电子电信
  • 5篇自动化与计算...

主题

  • 4篇信号
  • 4篇数字信号
  • 3篇信号处理
  • 3篇数字信号处理
  • 2篇信号处理器
  • 2篇数字信号处理...
  • 2篇接口
  • 2篇包分类
  • 2篇包分类算法
  • 2篇ADSP21...
  • 2篇并行处理
  • 2篇处理器
  • 1篇多DSP系统
  • 1篇多任务
  • 1篇多任务程序
  • 1篇多任务程序设...
  • 1篇信号处理芯片
  • 1篇增强并口
  • 1篇增强并行口
  • 1篇整数

机构

  • 9篇中国科学技术...

作者

  • 9篇冯海涛
  • 5篇张万生
  • 5篇张俊杰
  • 5篇乔崇
  • 3篇王砚方
  • 2篇王永纲
  • 2篇石江涛
  • 2篇颜天信
  • 2篇邢涛
  • 1篇刘尉悦
  • 1篇邢涛

传媒

  • 2篇电子技术(上...
  • 2篇小型微型计算...
  • 2篇单片机与嵌入...
  • 1篇电子测量技术
  • 1篇数据采集与处...

年份

  • 2篇2005
  • 2篇2004
  • 1篇2003
  • 2篇2002
  • 2篇2001
9 条 记 录,以下是 1-9
排序方式:
基于VxWorks的多DSP系统的多任务程序设计被引量:11
2001年
多DSP信号处理板广泛地运用于工业、军事、通信和医疗等许多方面。本文介绍一种基于VxWorks实时操作系统的ADSP21160的多DSP板设计,以及该板在数字式声纳的实时信号处理系统中的应用,并介绍在VxWorks实时操作系统下的软件算法仿真和实现。
张万生邢涛刘尉悦冯海涛张俊杰乔崇王砚方
关键词:多任务程序设计多DSP系统数字信号处理器VXWORKS
ADSP2181精简开发板的研制被引量:1
2002年
文章介绍了ADSP2 181的功能及其特性 ,详细地给出了基于ADSP2 181的精简开发板的硬件和软件说明 。
张俊杰冯海涛张万生乔崇
关键词:监控程序LABVIEW数字信号处理芯片
ADSP21160在高速数字信号处理阵列中的应用被引量:3
2003年
文章以声纳信号处理领域中的应用为例 ,介绍了基于ADSP2 1 1 60的高速处理阵列的设计方法。ADSP2 1 1 60是Sharc浮点通用数字信号处理器(DSP) ,由于它高速的信号处理能力 ,大容量的片内SRAM和LinkPort接口设计 ,使得它很适合组成DSP阵列结构 ,完成高速实时信号处理任务。
张万生张俊杰冯海涛乔崇
关键词:ADSP21160数字信号处理器声纳信号处理接口设计并行处理
基于VME总线四通道高速UART串行系统被引量:1
2002年
介绍一种利用串行通信协议处理器MC68360和微处理器MC68040实现4通道高速UART通讯的设计方案。异步UART通信的速率可以达到333Kbps,同步UART通信速率可以达到1.6Mbps。
张俊杰乔崇张万生冯海涛
关键词:VME总线可编程逻辑UART串行通信数字信号
增强并口EPP与DSP接口的设计被引量:4
2001年
提出用计算机的EPP协议与ADSP2181的IDMA口进行快速通信的设计方法。该接口的核心是可编程逻辑器件EPLD,只需要修改EPLD的逻辑就可以满足各种不同设计的要求,因此具有很强的通用性。
张俊杰邢涛张万生冯海涛
关键词:增强并行口ADSP2181DSPEPP接口
并行区域分割包分类算法被引量:2
2005年
网络包分类技术是下一代路由器、防火墙、QoS保证机制实现、网络信息检测等设备的关键技术.在区域分割思想基础上,并在FPGA内实现的并行区域分割包分类算法是一种基于共享存储器和并行处理单元的高速网络包分类算法;它主要包括区域分割思想的存储器映射方法和两级、多通道并行处理技术两大部分.
颜天信王永纲石江涛冯海涛
关键词:包分类并行处理
包分类算法研究与实现
该论文主要论述利用可重构FPGA技术实现硬件平台,通过系统对FPGA的重配置,对两种分类算法进行硬件设计和实现.第一章简述前人在分类算法方面的工作.第二章介绍了基于TCAM的完全硬件分类方法的设计,包括硬件分类算法实现的...
冯海涛
关键词:网络处理器区域分割算法
文献传递
基于FPGA的32位整数微处理器的设计与实现被引量:4
2005年
CPU“软核”可以根据实际应用需要进行剪裁,因而CPU软核设计是SoC设计实现的重要部分.在FPGA内部设计和调试完全嵌入式的整数微处理器软核,不仅涉及到通常CPU必需的算术逻辑累加器、寄存器堆、指令缓冲、跳转计数、指令集及指令编译等方面的设计实现,还要针对FPGA内部的结构特点对设计进行分析优化,例如流水线结构的选择、关键路径延迟的折衷平衡以及整体调试等.在Virtex1000FG680-4FPGA上设计实现的32位RISC整数微处理器,运行时钟频率可达30MHz,实现150条指令,占用FPGA逻辑资源7%.
冯海涛王永纲石江涛颜天信王砚方
关键词:指令集
200通道分布式同步数据采集系统被引量:6
2004年
整个分布式系统由中央控制部分通过 1 0 0 M以太网发送的系统控制命令和时钟装置的统一的时钟信号进行同步操作。在工控机采集节点中 ,通过使采集卡与工控机共享 DRAM来实现较长时间的数据采集。在设计中采用一些措施来增加系统的抗电磁干扰的能力。系统的设计过程中 ,对多个操作系统包括 Windows98,Lin-ux2 .2 ,Vx Works进行了测试 ,并且对关键的中断处理程序的实现做了比较以提高系统的稳定性。采用模块化的设计 ,可以针对不同的应用来配置采集的通道数 ,而不影响系统的总体性能。本设计在系统的性能和成本间做到了较好的平衡。
冯海涛乔崇邢涛王砚方
关键词:数据采集卡数据处理计算机
共1页<1>
聚类工具0