您的位置: 专家智库 > >

金瓯

作品数:10 被引量:28H指数:3
供职机构:杭州大学电子工程学院电子工程系更多>>
发文基金:国家自然科学基金浙江省自然科学基金更多>>
相关领域:电子电信自动化与计算机技术理学更多>>

文献类型

  • 10篇中文期刊文章

领域

  • 5篇电子电信
  • 4篇自动化与计算...
  • 1篇理学

主题

  • 5篇电路
  • 3篇数字电路
  • 2篇化简
  • 2篇函数
  • 1篇异步
  • 1篇有源
  • 1篇与门
  • 1篇值函数
  • 1篇时序电路
  • 1篇时钟
  • 1篇时钟信号
  • 1篇双极型
  • 1篇逻辑电路
  • 1篇逻辑设计
  • 1篇开关
  • 1篇馈电
  • 1篇集成电路
  • 1篇计算机
  • 1篇计算机模拟
  • 1篇加法器

机构

  • 10篇杭州大学
  • 1篇中国科学院

作者

  • 10篇金瓯
  • 8篇吴训威
  • 2篇陈偕雄
  • 1篇陈晓莉
  • 1篇石寅
  • 1篇王守觉

传媒

  • 4篇杭州大学学报...
  • 2篇科技通报
  • 2篇电子科学学刊
  • 1篇电子学报
  • 1篇固体电子学研...

年份

  • 1篇1995
  • 6篇1994
  • 1篇1993
  • 2篇1992
10 条 记 录,以下是 1-10
排序方式:
线性与或门与DYL电路被引量:1
1994年
本文介绍了线性与或门的结构与工作原理,综述了配合线性与或门组成多元逻辑电路(DYL)的开关反相单元设计。根据线性与或门具有较强逻辑功能,高速工作特性,可多级级联工作及可处理数字信号与模拟信号等特点,本文讨论了它在高速数字电路、多值电路与连续值电路中的应用,并指出了它的巨大应用前景及在其实用化进程中的关键性研究工作。
吴训威金瓯
关键词:逻辑电路
同步和异步时序电路的统一设计和分析理论被引量:7
1994年
本文讨论了时钟信号的普遍描述和含时钟信号的触发器次态方程,并在此基础上提出了同步和异步时序电路的统一设计和分析理论。该理论的有效性已由实例予以证明。
吴训威陈晓莉金瓯
关键词:时序电路时钟信号异步
线性与或门在高速进位级联电路中的应用
1994年
本文介绍了线性与或门具有的超高速及可多级级联等二个工作特点,并考察了它在多级进位级联电路中的应用.
金瓯吴训威
关键词:数字电路
异或函数在固定极性下化简的新算法被引量:4
1992年
文献[1]提出了基于b_i图的异或函数在固定极性下化简的算法,但对于n变量需要进行n-1次图形变换,因此有必要研究新的化简算法.
金瓯陈偕雄
关键词:固定极性化简
双进位五输入加法器及其应用
1994年
本文提出了一种处理信息量较大的双进位五输入加法器模块。通过九输入加法器及三数相加的串行进位加法器等设计实例证明了它能减少在运算电路中加法器模块的使用数量。
吴训威金瓯
关键词:逻辑设计
基于图形方法的最小项展开系数与Reed-Muller展开系数之间的转换被引量:3
1992年
通过研究布尔函数二类规范展开形式之间的关系,在综述现有图形转换方法的基础上,对原有的图形方法作了补充,从而进一步揭示了最小项展开系数与Reed-Muller展开系数之间的内在联系,形成了较为完整的图形转换方法.
金瓯陈偕雄
关键词:布尔函数
基于线性“与或”门的新型超高速数字电路被引量:11
1995年
本文指出了线性“与或”门与发射极功能逻辑(EFL)的联系,通过理论计算与PSPICE模拟证明了线性“与或”门的极高速工作特性和可多级级联工作能力。在对线性“与或”门所需配用的高速开关分析基础上,设计了两种ECL电路。本文还讨论了应用线性“与或”门设计超高速数字电路的准则以及有关的组合和时序电路设计实例。
王守觉吴训威石寅金瓯
关键词:与门数字电路双极型集成电路
多元逻辑电路中的开关分析
1993年
本文从开关信号理论出发,提出开关是任何数字电路的核心元件的观点,并以此对现有多元逻辑电路(DYL)的各种开关单元设计进行了分析.计算机模拟表明这些单元都不能与极高速的线性与或门的优异特性相配,由此认为,线性与或门在数字电路中实用化的关键在于开关单元的正确设计.
吴训威金瓯
关键词:开关
三值函数表格法最小化中的消变量与消阈化简被引量:3
1994年
本文在讨论Post代数中三值函数的代数基础、成本计算方法与函数简化准则的基础上提出了兼考虑消变量与消阈化简的三值函数表格法最小化程序.通过实例的化简表明考虑消阈化简后所得的函数的最小化SOP形式要比只考虑消变量化简所得的形式更简单,相应电路的成本更低.
金瓯吴训威
关键词:多值逻辑
有源馈电线性与或门的参数设置与PSpice模拟被引量:1
1994年
根据有源馈电线性与或门的电路结构,分析了它的等效模型,设置了诸电路参数,并应用PSpice4.02对10级级联的线性与或门进行了计算机模拟。结果表明,每级有源馈电线性与或门的平均传输延迟约为0.4ns,平均逻辑摆幅衰减约为0.05V,这证明了它具有超高速及可多级级联的工作特性。
金瓯吴训威
关键词:数字电路计算机模拟
共1页<1>
聚类工具0