俞日龙
- 作品数:5 被引量:19H指数:1
- 供职机构:复旦大学信息科学与工程学院电子工程系更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 可重配置嵌入式系统
- 该文以单片微控制器为核心的嵌入式系统作为研究的对象.通过对当前几种嵌入式系统设计实现方法的比较和分析,提出了一个新的可重配置嵌入式系统的设计结构和设计实现方法.采用这种新的系统结构和设计方法,不仅可以弥补上述提到的一些不...
- 俞日龙
- 关键词:嵌入式系统微控制器可编程逻辑器件硬件描述语言
- 文献传递
- 一种快速霍夫曼解码算法及其软硬件实现被引量:17
- 2002年
- 由于霍夫曼算法产生的码字长度不固定 ,使得霍夫曼解码过程的效率较低 .为克服这一缺点 ,提出了一种新的解码算法 ,使占码流中大部分的短码字能迅速解码 ,从而提高整体的运行效率 .该算法分别在软件 (TI公司的TMS32 0C5 4x系列DSP的汇编程序 )和硬件 (JPEG图像解压电路中的霍夫曼解码模块 )上实现 .通过测试表明 ,在增加了为数不多的资源情况下 ,此解码算法比传统方法大大提高了执行效率 .
- 董培良俞日龙廖天康俞承芳刘峰洪志良
- 关键词:解码数字信号处理器JPEG硬件
- 可编程逻辑器件在嵌入式系统中的应用被引量:1
- 2002年
- 针对当前嵌入式系统的特点 ,提出了一个采用“微控制器 +可编程逻辑器件”的系统结构来解决其所面临的问题 .这种系统结构不但可以弥补嵌入式系统本身的一些不足 ,而且加入了它原先所不具备的一些特性 .通过 2个设计实例具体阐明了如何来设计这种结构的嵌入式系统 .
- 俞日龙徐洪波俞承芳
- 关键词:可编程逻辑器件嵌入式系统硬件描述语言逻辑电路芯片
- 边界增强算法的硬件实现被引量:1
- 2001年
- 通过对应用于图象处理的边界增强算法的研究,结合目前世界上流行的硬件描述语言VerilogHDL的设计,将边界增强算法用硬件电路模块的形式来实现。此硬件电路采用流水线结构,关键运算部件采用复用形式,以提高系统处理效率。
- 俞日龙董培良俞承芳周荣政洪志良
- 关键词:图象处理FPGA硬件描述语言
- 基于IP库的可编程器件辅助设计软件
- 2003年
- 针对当前嵌入式系统的特点,设计了一个基于IP库的可编程器件辅助设计软件。这个辅助软件不仅可以对已设计的IP模块进行管理,而且还能根据系统设计规范的要求自行生成相应的HDL程序,提高了设计效率,并可实现设计的重复利用。
- 俞日龙俞承芳
- 关键词:IP库嵌入式系统可编程逻辑器件硬件描述语言