您的位置: 专家智库 > >

李侠

作品数:7 被引量:18H指数:3
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家高技术研究发展计划上海市科委SDC项目更多>>
相关领域:电子电信自动化与计算机技术电气工程更多>>

文献类型

  • 6篇期刊文章
  • 1篇会议论文

领域

  • 7篇电子电信
  • 2篇自动化与计算...
  • 1篇电气工程

主题

  • 3篇低功耗
  • 3篇电路
  • 3篇集成电路
  • 3篇功耗
  • 3篇VLSI
  • 3篇VLSI实现
  • 2篇嵌入式
  • 2篇嵌入式微控制...
  • 2篇微处理器
  • 2篇微控制器
  • 2篇控制器
  • 2篇超大规模集成
  • 2篇超大规模集成...
  • 2篇处理器
  • 2篇大规模集成电...
  • 1篇单指令多数据
  • 1篇低功耗设计
  • 1篇信号
  • 1篇信号处理
  • 1篇指令集

机构

  • 7篇复旦大学

作者

  • 7篇李侠
  • 7篇章倩苓
  • 4篇吉隆伟
  • 3篇沈泊
  • 1篇张海清
  • 1篇孙慧
  • 1篇李文宏
  • 1篇周晓方

传媒

  • 2篇Journa...
  • 1篇系统工程与电...
  • 1篇半导体技术
  • 1篇小型微型计算...
  • 1篇微电子学
  • 1篇中国电子学会...

年份

  • 1篇2006
  • 1篇2004
  • 3篇2003
  • 2篇2001
7 条 记 录,以下是 1-7
排序方式:
一种用于ARM处理器的增强DSP乘加单元被引量:3
2003年
介绍了一种应用于ARM处理器的增强DSP功能乘加单元。为了减小乘加指令的周期数,采用了两个并行16×16位乘加单元构成的单指令多数据(SIMD)结构,可以通过适当的配置支持16到32位的各种乘加运算以及16位的复数乘法。理论分析表明,这种乘加单元与传统的单指令单数据(SISD)结构相比在周期数上有明显的减小。尤其对于16位乘加及16位复数乘法,其所需周期数分别只有ARM1022E的1/4和1/3。0.35mm的标准单元库实现表明该乘加单元可以工作在120MHz,使得其非常适合数字信号处理的应用。
吉隆伟李侠章倩苓
关键词:ARM处理器DSP乘法器单指令多数据微处理器数字信号处理
一种低功耗嵌入式微控制器的VLSI实现结构研究
微控制器是SOC(System On Chip)芯片的重要组成部分.本文从低功耗设计的角度出发,设计了一个高性能的MCU.通过流水结构的优化,使指令执行效率提高2.5倍,在保持运算能力不变的前提下,功耗可降为传统结构的1...
李侠沈泊吉隆伟章倩苓
关键词:微控制器嵌入式结构超大规模集成电路
文献传递
一种高速低功耗32位RISC微处理器的设计被引量:1
2003年
采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提高67%,MIPS提高87%,数据通路功耗降低46%,仅芯片规模略有增加。此外,设计中还采取了多项措施以保证芯片工作的稳定性和鲁棒性。该处理器功能已通过FPGA验证。
吉隆伟李侠沈泊李文宏章倩苓
关键词:精简指令集微处理器片上系统低功耗超大规模集成电路VLSI
一种改进的近似平方算法的VLSI实现
2003年
提出了一种适用于 Viterbi算法的改进的近似平方算法——二阶近似算法 .该算法最大相对误差 ( m aximumrelative error,MRE)和平均相对误差 ( average relative error,ARE)都非常低 ,与最新报道相比 ,MRE和 ARE分别减小了 2 0 %和 70 %左右 .同时 ,在 0 .6 μm CMOS工艺条件下 ,实现了基于该算法的 7- bit平方器 ,其延时和晶体管数与最新报道相当 .
李侠章倩苓
关键词:VITERBI算法MREAREVLSI
可自适应变频嵌入式微处理器核的设计被引量:5
2006年
变频技术是一种非常实用的低功耗设计技术.本文设计了与MIPS32-4Kec指令兼容的嵌入式微处理器核SRISC-I,并内嵌锁相环(PLL)作为时钟发生电路,该微处理器核在软件控制下可自适应地改变工作频率.除正常的工作模式外,SRISC-I还支持空闲、休眠模式,可停止整个系统时钟及PLL的运行,有效地降低了功耗.仿真结果表明,在0.18umCMOS工艺下,SRISC-I最高频率达到250MHz,在PLL的控制下其工作频率可以以10MHz的步长改变.同时,给出了SRISC-I在不同频率下运行Dhrystone2.1程序的功耗,250MHz时为82.466mWatt,而在休眠模式下仅为28uWatt.
李侠周晓方张海清章倩苓
关键词:变频技术低功耗设计
A Novel Divider Based on Dual-Bit Algorithm被引量:1
2004年
A novel divider based on dual-bit algorithm and its VLSI implementation are presented.Compared with the divider of MIPS microprocessor,it decreases the average executing cycles by 52.5% while its maximum delay is almost the same and its transistor count increases by 60%.Furthermore,the simulation result indicates that the power consumption decreases to 11.3% with the same processing ability.
李侠孙慧章倩苓
关键词:DIVISION
一种高效率8位嵌入式微控制器的VLSI实现被引量:8
2001年
在分析标准 8位 MCU流水线结构的基础上 ,从提高效率及降低功耗的角度出发 ,提出了一个高性能 MCU的实现结构。通过流水线结构的优化 ,使指令执行效率提高到原来的 2 .5倍 ,在保持运算能力不变的前提下 ,功耗可降为标准结构的 1 /1
李侠沈泊吉隆伟章倩苓
关键词:嵌入式微控制器集成电路VLSI
共1页<1>
聚类工具0