李拓
- 作品数:18 被引量:6H指数:2
- 供职机构:浪潮电子信息产业股份有限公司更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 一种PCIe通信装置及BMC
- 本发明公开了一种PCIe通信装置及BMC,该PCIe通信装置包括:一级上游接口单元,用于与本地主机连接;二级上游接口单元,用于与远程主机连接;下游接口单元,用于通过通信接口与PCIe设备连接;交换矩阵单元,用于转发一级上...
- 赵元李拓符云越
- 文献传递
- 面向人工智能加速的智能异构计算系统关键技术及应用
- 李仁刚李鹏翀王恩东赵雅倩李拓林楷智王虹莉公维锋赵坤张峰刘军张
- 随着信息化社会的飞速发展,人类对信息处理能力的要求越来越高,不仅石油勘探、天气预报、航天国防、科学研究等领域对大数据的高速传输及存储、高性能计算、低功耗等提出更高的要求,金融、政府信息化、教育、企业等更广泛的领域对上述技...
- 关键词:
- 关键词:服务器
- 一种基于查表操作的高速浮点除法部件装置
- 本发明提供一种基于查表操作的高速浮点除法部件装置,涉及计算技术领域,本发明包括:(1)12位复用定点加法器;(2)12位定点加法器;(3)倒数查找表;(4)平方根倒数查找表;(5)指数生成逻辑;(6)尾数生成逻辑;基于单...
- 邹晓峰童元满李仁刚李拓刘金广李国川
- 文献传递
- 一种CC-NUMA系统中结点控制芯片目录Cache的方法
- 本发明提供一种CC‑NUMA系统中结点控制芯片目录Cache的方法,设计实现一个目录Cache模块,完成并优化对存储器的访问控制。在计算机体系结构的研究与设计中,经常会考虑到应用程序访存的局部性。其中,最近访问的数据会在...
- 李拓李仁刚王恩东胡雷钧秦济龙
- 文献传递
- 一种PCIe通信装置及BMC
- 本发明公开了一种PCIe通信装置及BMC,该PCIe通信装置包括:一级上游接口单元,用于与本地主机连接;二级上游接口单元,用于与远程主机连接;下游接口单元,用于通过通信接口与PCIe设备连接;交换矩阵单元,用于转发一级上...
- 赵元李拓符云越
- 用于多芯片互连系统的独立的可配置化互连模块实现方法
- 本发明提供一种用于多芯片互连系统的独立的可配置化互连模块实现方法,涉及芯片设计领域。本发明包括:(1)在芯片中加入独立的互连模块;(2)芯片的其它功能逻辑通过一组接口与本芯片的互连模块相连,各芯片间通过互连模块的多组接口...
- 李拓童元满李仁刚
- 文献传递
- 基于RISC-V的服务器管理控制器FPGA原型设计被引量:1
- 2021年
- 服务器管理控制器是云计算装备关键部件之一,目前主要基于ARM架构开发,ARM较高的授权费推高了控制器设计成本,不利于SoC相关产品的迭代和升级.RISC-V是近年提出的一种开源的处理器架构,与ARM同属精简指令集,具有模块化、可扩展等诸多特点.本文采用RISC-V开源处理器BOOM核心,设计实现了一种基于RISC-V处理器的服务器管理控制器FPGA原型系统.该系统基于Xilinx的Virtex Ultra Scale 440 FPGA进行了原型构建,完成了实际应用场景下的功能测试和CoreMark测试,结果显示处理器性能提升了26%,优于同级别的ARM核心,系统功能符合设计预期.此外,该原型系统基于OpenBMC实现了IPMI等专用管理控制协议,基本功能验证通过,证明了通过RISC-V替换ARM优化SoC架构的可行性.
- 李拓李拓林宁亚邹晓峰刘同强周玉龙李仁刚
- 关键词:服务器管理控制器
- 一种用于超大规模芯片仿真的自适应随机验证方法
- 本发明公开了一种用于超大规模芯片仿真的自适应随机验证方法,其具体实现过程为:定义用于表示每组激励的属性向量;随机生成若干属性向量,并以这些属性向量作为随机激励生成的参数,生成多组具有对应特征的随机激励序列;将多组随机激励...
- 李拓童元满李仁刚
- 文献传递
- 一种CC-NUMA系统中结点控制芯片目录Cache的方法
- 本发明提供一种CC-NUMA系统中结点控制芯片目录Cache的方法,设计实现一个目录Cache模块,完成并优化对存储器的访问控制。在计算机体系结构的研究与设计中,经常会考虑到应用程序访存的局部性。其中,最近访问的数据会在...
- 李拓李仁刚王恩东胡雷钧秦济龙
- 文献传递
- 基于SystemVerilog的图像采集压缩卡芯片验证平台设计被引量:2
- 2021年
- 验证平台对视频采集压缩卡芯片的开发设计有重要作用。针对传统的验证平台在代码覆盖率以及测试效率方面存在的不足,设计了一款基于SystemVerilog搭建的验证平台,该验证平台采用面向对象程序语言设计,其中,PCIe host(RP)端采用Xilinx IP建模链路层和物理层,保证了PCIe总线环境与真实主机板卡环境相同;外部验证环境采用SystemVerilog分层设计的方法,并采用类思想进行上层验证环境设计,使较多验证组件能够移植至同一接口协议的不同类SoC;此外,在自动化验证阶段,通过仿真报告自动判断case状态,调整随机基准以及在覆盖率报告中追踪未覆盖模块路径,极大地改善了代码的边角覆盖情况,加速了回归收敛。从采集压缩仿真过程、验证自动化以及覆盖率3个方面对该验证平台进行了分析,结果表明,该验证平台可快速完成相似设计的验证模组横向移植,提高相似功能芯片的验证可靠性,节省人力,加快仿真进度,加速覆盖率收敛,缩短验证周期,增加流片成功率。
- 王凯王凯符云越李拓符云越
- 关键词:SYSTEMVERILOG自动化验证