您的位置: 专家智库 > >

龚绿怡

作品数:3 被引量:2H指数:1
供职机构:复旦大学更多>>
发文基金:上海市科学技术委员会资助项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇电路
  • 2篇集成电路
  • 2篇大规模集成电...
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理电路
  • 1篇有限域
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇数字信号处理...
  • 1篇通信
  • 1篇通信系统
  • 1篇转换器
  • 1篇自测方法
  • 1篇累加器
  • 1篇VLSI
  • 1篇VLSI实现
  • 1篇超大规模集成
  • 1篇超大规模集成...
  • 1篇处理电路

机构

  • 3篇复旦大学

作者

  • 3篇龚绿怡
  • 2篇曾晓洋
  • 2篇顾震宇
  • 2篇章倩苓
  • 1篇陈超

传媒

  • 2篇微电子学与计...

年份

  • 1篇2005
  • 2篇2003
3 条 记 录,以下是 1-3
排序方式:
适用于RMS-DC转换器的线性乘法器研究
如今,RMS-DC转换器广泛应用于测试高精度测量仪器和通信系统中,以测量电信号的平均能量。通常而言,平方单元(功能)是转换器中最为关键的模块。本文着重研究了平方单元(功能)的实现。介绍了基于模拟乘法器,“四分之一平方”技...
龚绿怡
关键词:转换器通信系统
文献传递
基于累加器的内建自测方法研究与分析被引量:1
2003年
在适于采用内建自测方法进行可测性设计的电路中,累加器往往是一种被普遍采用的基本单元,如通用处理器和数字信号处理电路中的算术及逻辑运算电路。文章以Booth乘法器为例,介绍了利用累加器电路进行内建自测输出响应分析的几种常见形式,同时给出了相应的故障覆盖率、硬件开销和时延等方面的比较结果。
龚绿怡顾震宇曾晓洋章倩苓
关键词:大规模集成电路累加器数字信号处理电路
一种高效的可伸缩分组并行有限域乘法器及VLSI实现被引量:1
2003年
文章提出了基于全1多项式基的可伸缩分组并行有限域乘法器结构,并按照最低位先入和最高位先入的方式分别进行了算法描述,分别称为AOPBLSDM(AOP-BasedLSD-firstDigital-SerialMultiplier)和AOPBMS鄄DM(AOP-BasedMSD-firstDigital-SerialMultiplier)。该乘法器的结构规整,适于VLSI实现;同时由于该乘法器具有面积和速度可伸缩度大的特点,因而可以在不同的应用场合下找到最佳的实现方案。理论分析及ASIC综合实现结果均表明,本文所提出的结构在面积和速度上具有一定的优势。
顾震宇曾晓洋陈超龚绿怡章倩苓
关键词:VLSI超大规模集成电路有限域
共1页<1>
聚类工具0