2025年2月6日
星期四
|
欢迎来到滨州市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
鲁晟
作品数:
9
被引量:0
H指数:0
供职机构:
上海交通大学
更多>>
发文基金:
国家重点基础研究发展计划
更多>>
相关领域:
电子电信
更多>>
合作作者
毛志刚
上海交通大学微电子学院
何卫锋
上海交通大学微电子学院
金威
上海交通大学
金威
上海交通大学微电子学院
蒋剑飞
上海交通大学微电子学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
6篇
专利
1篇
期刊文章
1篇
学位论文
1篇
会议论文
领域
2篇
电子电信
主题
5篇
电路
4篇
低功耗
4篇
亚阈值
4篇
功耗
4篇
D触发器
4篇
触发器
2篇
电流
2篇
电路工作
2篇
电路结构
2篇
时钟
2篇
锁存
2篇
锁存器
2篇
全加器
2篇
灵敏放大器
2篇
接收电路
2篇
环路
2篇
工作电流
2篇
反馈环路
2篇
反相器
2篇
反向器
机构
9篇
上海交通大学
作者
9篇
鲁晟
8篇
何卫锋
8篇
毛志刚
6篇
金威
1篇
蒋剑飞
1篇
金威
传媒
1篇
微电子学与计...
1篇
2013年全...
年份
2篇
2016
1篇
2015
2篇
2013
4篇
2012
共
9
条 记 录,以下是 1-9
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种亚阈值低功耗的全加器
本发明提供一种亚阈值低功耗的全加器具有第一至第三输入端、进位输出端和加和输出端,所述全加器的最低工作电压小于等于0.21V,所述全加器包括,第一级电路,其输出端接第一节点,所述第一级电路用于输出进位相关信号;缓冲器,其输...
金威
鲁晟
何卫锋
毛志刚
文献传递
用于无线传感网络的230mV 8位亚阈值微处理器设计
本文提出了一种超低功耗单元库的定制化设计流程,在此基础上设计了一款用于无线传感网络的8位超低功耗微处理器.在综合8位微处理器的HDL代码之后,挑选出使用频率高的标准单元,对其进行尺寸和结构修改构成定制化的亚阈值标准单元库...
金威
鲁晟
何卫锋
毛志刚
关键词:
超低功耗
微处理器
一种亚阈值低功耗的全加器
本发明提供一种亚阈值低功耗的全加器具有第一至第三输入端、进位输出端和加和输出端,所述全加器的最低工作电压小于等于0.21V,所述全加器包括,第一级电路,其输出端接第一节点,所述第一级电路用于输出进位相关信号;缓冲器,其输...
金威
鲁晟
何卫锋
毛志刚
文献传递
一种基于TGMS结构的D触发器
本发明提供一种基于TGMS结构的D触发器,所述D触发器适用于亚阈值低电压工作条件,所述D触发器包括依次级联连接的主级锁存器和从级锁存器,所述主级锁存器用于稳定地将所述D触发器的输入值锁存输出,所述从级锁存器用于稳定地将所...
金威
鲁晟
何卫锋
毛志刚
文献传递
一种基于TGMS结构的D触发器
本发明提供一种基于TGMS结构的D触发器,所述D触发器适用于亚阈值低电压工作条件,所述D触发器包括依次级联连接的主级锁存器和从级锁存器,所述主级锁存器用于稳定地将所述D触发器的输入值锁存输出,所述从级锁存器用于稳定地将所...
金威
鲁晟
何卫锋
毛志刚
文献传递
用于亚阈值电路的D触发器电路结构
本发明提供一种用于亚阈值电路的D触发器电路结构,在传统的mC2MOS结构上进行了调整,主级反相器和从级反相器分别移到主级反馈环路单元和从级反馈环路单元的输入到输出的数据通路上,从而将主级反馈环路单元和从级反馈环路单元输出...
鲁晟
金威
何卫锋
毛志刚
文献传递
高速低功耗片上互连接收电路研究与设计
随着集成电路工艺进入深亚微米和纳米工艺,以及片上系统(SOC)与片上网络(NOC)技术的不断发展与成熟,互连线正逐步替代传统的逻辑门,成为大规模芯片的延迟与功耗问题的瓶颈,低摆幅互连技术的出现有效地克服了上述问题,从而逐...
鲁晟
关键词:
接收电路
灵敏放大器
稳定性
文献传递
用于亚阈值电路的D触发器电路结构
本发明提供一种用于亚阈值电路的D触发器电路结构,在传统的mC2MOS结构上进行了调整,主级反相器和从级反相器分别移到主级反馈环路单元和从级反馈环路单元的输入到输出的数据通路上,从而将主级反馈环路单元和从级反馈环路单元输出...
鲁晟
金威
何卫锋
毛志刚
文献传递
一种高速片上互连接收电路设计
2013年
在片上通信领域,随着片上系统(SOC)以及片上网络(NOC)的发展以及集成核数的增加,全局互连成为片上设计性能与功耗瓶颈.低摆幅互连是一种兼顾高传输率和低能耗设计,它主要由发送电路和接收电路两部分构成.本文提出一种基于TSMC 90nm工艺的接收电路,适用于低摆幅的全局互连.该接收电路结构包括一种改进的灵敏放大器和模拟型判决反馈均衡器,用于消除传输线造成的码间串扰.电路在双时钟沿工作,传输率提升一倍.所设计的接收电路与相关结构相比,性能与单位能耗相当,但平均功耗有较大优势.
鲁晟
蒋剑飞
何卫锋
毛志刚
关键词:
灵敏放大器
接收电路
判决反馈均衡器
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张