您的位置: 专家智库 > >

任杰

作品数:4 被引量:6H指数:1
供职机构:广西科技大学更多>>
发文基金:广西教育厅科研项目广西壮族自治区自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇专利
  • 1篇期刊文章

领域

  • 1篇自动化与计算...

主题

  • 3篇续写
  • 3篇运算符
  • 3篇系统控制
  • 3篇控制模块
  • 3篇浮点
  • 3篇操作数
  • 1篇读写
  • 1篇有限状态机
  • 1篇双口RAM
  • 1篇状态机

机构

  • 4篇广西科技大学

作者

  • 4篇蔡启仲
  • 4篇李克俭
  • 4篇任杰
  • 3篇王鸣桃
  • 3篇黄仕林
  • 1篇潘绍明

传媒

  • 1篇广西科技大学...

年份

  • 1篇2016
  • 1篇2015
  • 2篇2014
4 条 记 录,以下是 1-4
排序方式:
多浮点操作数加/减、乘、除运算控制器
一种多浮点操作数加/减、乘、除运算控制器,包括命令字及操作数写时序控制模块、操作数存储器、操作数读时序控制模块、操作数配置及运算控制模块;该控制器应用FPGA设计硬连接控制电路,内部产生写时序脉冲控制指令的命令字和浮点操...
李克俭蔡启仲黄仕林任杰王鸣桃
文献传递
双口RAM读写正确性自动测试的有限状态机控制器设计方法被引量:6
2015年
通信错误将会造成小型PLC系统运行异常.双口RAM是系统中ARM与FPGA通信的桥梁,为了自动测试双口RAM的读写正确性,提出一种对双口RAM的读写正确性进行自动测试的有限状态机控制器的设计思路,设计有3种读双口RAM存储单元内容的方式,10组测试数据可供选择,建立了3种状态的有限状态机,确定了状态间的转换条件;状态机在读状态时,能够从B口读出数据通过LED灯显示,同时允许ARM高速读取A口数据并与所选择的测试数据进行比较.应用Verilog硬件描述语言编程设计了FPGA硬连接电路,经综合仿真测试,有限状态机能够自动有效地完成测试功能,展示出操作便利特点,提高了测试效率.
任杰李克俭潘绍明蔡启仲
关键词:有限状态机
多浮点操作数加/减、乘、除运算控制器
一种多浮点操作数加/减、乘、除运算控制器,包括命令字及操作数写时序控制模块、操作数存储器、操作数读时序控制模块、操作数配置及运算控制模块;该控制器应用FPGA设计硬连接控制电路,内部产生写时序脉冲控制指令的命令字和浮点操...
李克俭蔡启仲黄仕林任杰王鸣桃
文献传递
多浮点操作数加/减、乘、除运算控制器
一种多浮点操作数加/减、乘、除运算控制器,包括命令字及操作数写时序控制模块、操作数存储器、操作数读时序控制模块、操作数配置及运算控制模块;该控制器应用FPGA设计硬连接控制电路,内部产生写时序脉冲控制指令的命令字和浮点操...
李克俭蔡启仲黄仕林任杰王鸣桃
文献传递
共1页<1>
聚类工具0