您的位置: 专家智库 > >

文献类型

  • 8篇专利
  • 1篇期刊文章

领域

  • 3篇电子电信

主题

  • 5篇信号
  • 5篇频率合成器
  • 5篇合成器
  • 4篇电路
  • 4篇杂散
  • 3篇锁相
  • 3篇锁相环
  • 3篇锁相环电路
  • 2篇低杂散
  • 2篇点频
  • 2篇信号频率
  • 2篇杂散抑制
  • 2篇直接数字频率
  • 2篇直接数字频率...
  • 2篇时钟
  • 2篇时钟信号
  • 2篇数字频率合成
  • 2篇数字通信
  • 2篇数字通信技术
  • 2篇通信

机构

  • 9篇四川九洲电器...

作者

  • 9篇杜仕雄
  • 7篇宋烨曦
  • 4篇孙敏
  • 3篇杨光
  • 3篇熊胜尧
  • 2篇罗武
  • 2篇李宪军
  • 1篇朱中浩
  • 1篇杨杰
  • 1篇田殷

传媒

  • 1篇太赫兹科学与...

年份

  • 1篇2020
  • 2篇2018
  • 4篇2017
  • 2篇2014
9 条 记 录,以下是 1-9
排序方式:
一种数字频率合成电路
一种数字频率合成电路,包括DDS电路、调制器、时钟信号产生电路以及脉冲信号产生电路。其中,直接数字频率合成DDS电路,用于接收频率控制字,并根据所述频率控制字输出模拟电压信号;调制器,用于对所述DDS电路输出的模拟电压信...
杜仕雄杨光宋烨曦熊胜尧
文献传递
一种变频组件
一种变频组件,包括:电路基片以及设置在所述电路基片上的至少两个器件。所述至少两个器件通过所述电路基片实现电连接,形成目标电路;所述至少两个器件中的至少一个器件为裸芯片,所述裸芯片设置在所述电路基片的盲槽上,进而使得所述变...
熊胜尧李宪军杜仕雄
文献传递
增强杂散抑制的捷变频频率合成器
本发明公开了一种增强杂散抑制的捷变频频率合成器,包括晶振、点频源、DDS单元、FPGA单元和N级倍频单元,N为预设倍频次数,点频源用于根据FPGA单元提供的频点控制参数将晶振输出的固定频率信号转换成点频信号;DDS单元用...
孙敏宋烨曦杜仕雄
文献传递
低杂散频率合成器
本发明涉及数字通信技术领域,公开了一种低杂散频率合成器。所述频率合成器包括:参考时钟电路和锁相环电路;其中,所述参考时钟电路包括依次串接的DDS、混频器和第一分频器;所述混频器将DDS的输出信号进行混频;所述第一分频器经...
宋烨曦杜仕雄罗武
文献传递
一种数字频率合成电路
一种数字频率合成电路,包括DDS电路、调制器、时钟信号产生电路以及脉冲信号产生电路。其中,直接数字频率合成DDS电路,用于接收频率控制字,并根据所述频率控制字输出模拟电压信号;调制器,用于对所述DDS电路输出的模拟电压信...
杜仕雄杨光宋烨曦熊胜尧
文献传递
线性调频雷达全相参技术被引量:3
2018年
在线性调频雷达系统中,若发射机输出的脉冲信号起始相位是不相参的,则接收机不能根据回波信号解调出准确的多普勒参数。引入了前导帧序列,以控制直接数字合成(DDS)输出信号的相位初始化,从而实现最终输出脉冲信号起始相位与参考时钟相参。该方法简单实用,仅需更改FPGA程序,无需对硬件电路做任何改动。实验结果验证了该方法的有效性。
杜仕雄田殷杨杰杨光孙敏宋烨曦李宪军
关键词:全相参直接数字合成线性调频
小型化多通道独立可控小步进宽带频率源及其工作方法
本发明涉及小型化多通道独立可控小步进宽带频率源及其工作方法。所述小型化多通道独立可控小步进宽带频率源包括FPGA控制电路、前端锁相环电路、直接数字式频率合成器、若干后端通道,有效的解决了传统采用DDS激励PLL的方法来进...
朱中浩孙敏罗耀新杜仕雄
文献传递
低杂散频率合成器
本发明涉及数字通信技术领域,公开了一种低杂散频率合成器。所述频率合成器包括:参考时钟电路和锁相环电路;其中,所述参考时钟电路包括依次串接的DDS、混频器和第一分频器;所述混频器将DDS的输出信号进行混频;所述第一分频器经...
宋烨曦杜仕雄罗武
增强杂散抑制的捷变频频率合成器
本发明公开了一种增强杂散抑制的捷变频频率合成器,包括晶振、点频源、DDS单元、FPGA单元和N级倍频单元,N为预设倍频次数,点频源用于根据FPGA单元提供的频点控制参数将晶振输出的固定频率信号转换成点频信号;DDS单元用...
孙敏宋烨曦杜仕雄
文献传递
共1页<1>
聚类工具0