您的位置: 专家智库 > >

张妮娜

作品数:3 被引量:5H指数:1
供职机构:电子科技大学电子工程学院电子工程系更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇芯片
  • 2篇SDH
  • 1篇遗传算法
  • 1篇阵列
  • 1篇系统设计
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇芯片验证
  • 1篇芯片质量
  • 1篇可编程逻辑
  • 1篇可编程逻辑门...
  • 1篇改进遗传算法
  • 1篇ASIC
  • 1篇E语言
  • 1篇FPGA
  • 1篇并行化

机构

  • 3篇电子科技大学
  • 1篇华为技术有限...

作者

  • 3篇张妮娜
  • 2篇窦衡
  • 1篇王万财

传媒

  • 1篇微电子学与计...
  • 1篇信息与电子工...

年份

  • 3篇2012
3 条 记 录,以下是 1-3
排序方式:
基于SDH的芯片验证平台研究与设计
在ASIC(Application Specific Integrated Circuit)芯片开发中,芯片验证的质量决定了投片的成功率。当今微电子技术高速发展,芯片的复杂程度越来越高,验证的工作量也随之增大,因此提高验...
张妮娜
关键词:芯片质量系统设计
文献传递
一种基于E语言的芯片验证平台优化方法
2012年
针对传统基于E语言的ASIC芯片验证环境的仿真低效率,本文提出了一种优化手段,即在E语言实现的验证环境里只做数据相关处理,时序的处理采用verilog实现,以减少软件Specman Elite与verilog仿真器的通信次数.最后以SDH处理芯片的验证为例进行实验对比,结果证明了此种实现方式的可行性,并且测试用例的仿真时间在原基础上能缩短50%~70%,对降低芯片的整个设计周期具有显著意义.
张妮娜王万财窦衡
关键词:芯片验证E语言ASICSDH
并行化改进遗传算法的FPGA高速实现方法被引量:5
2012年
为提高硬件运行速度和资源利用率,利用硬件并行化的思想改进传统算法的处理模式,将遗传算法传统实现方法的控制部分分解到各模块内部,按照流水线模式,应用现场可编程逻辑门阵列(FPGA)高速实现。综合后时钟频率达到137.08 MHz,演化1代需64个时钟周期,即0.467μs。实现结构节约硬件资源,效率高,使大规模遗传算法的高速硬件实现成为可能。
张妮娜窦衡
关键词:遗传算法现场可编程逻辑门阵列
共1页<1>
聚类工具0