2025年1月29日
星期三
|
欢迎来到滨州市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
陈莹
作品数:
3
被引量:3
H指数:1
供职机构:
扬州大学物理科学与技术学院
更多>>
相关领域:
文化科学
电子电信
更多>>
合作作者
叶晓山
扬州大学物理科学与技术学院
郭鹏飞
扬州大学物理科学与技术学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
1篇
电子电信
1篇
文化科学
主题
1篇
数字钟
1篇
强基
1篇
中学物理
1篇
中学物理教学
1篇
物理教学
1篇
理教
1篇
基于FPGA
1篇
教学
1篇
VERILO...
1篇
FPGA
1篇
HDL
机构
2篇
扬州大学
作者
2篇
陈莹
1篇
郭鹏飞
1篇
叶晓山
传媒
1篇
科技创新导报
1篇
成才
年份
1篇
2022
1篇
2017
共
3
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
强基计划下中学物理教学的培养新要求
被引量:2
2022年
“强基计划”作为高校招生选拔的最新政策,以培养国家拔尖人才为出发点,持续推进基础教育向纵深发展。本文对“强基计划”政策展开比较分析,结合高中物理教学现状探讨物理学科教学及教师培养应作出的改善策略。
陈莹
叶晓山
关键词:
物理教学
基于FPGA数字钟的设计
被引量:1
2017年
伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,经广泛应用于模拟与数字电路系统等许多领域。该文利用了Verilog HDL硬件描述语言通过层次化的方法设计数字钟,并通过QuartusⅡ7.1完成波形仿真和综合。根据功能将系统分为6个模块:顶层调用模块、分频模块、时钟计时模块、分钟计时模块、秒钟计时模块、闹铃及报时模块。将程序下载到芯片EP1C6Q240C8中,验证数字钟FPGA设计的正确性和实用性,应用于实际的数字钟显示,以期可以让数字钟具有更强的效果。
陈莹
郭鹏飞
关键词:
数字钟
VERILOG
HDL
FPGA
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张